Computer organization and architecture : (Registro nro. 12532)

Detalles MARC
000 -Cabecera
Campo de control de longitud fija 05152nam a2200433 a 4500
003 - Identificador del Número de control
Identificador del número de control AR-sfUTN
008 - Códigos de información de longitud fija-Información general
Códigos de información de longitud fija 170717b ||||| |||| 00| 0 eng d
020 ## - ISBN
ISBN 0130812943
040 ## - Fuente de la catalogación
Centro transcriptor AR-sfUTN
041 ## - Código de lengua
Código de lengua del texto eng
080 0# - CDU
Clasificación Decimal Universal 004.31/.33 ST19
Edición de la CDU 2000
100 1# - Punto de acceso principal-Nombre de persona
Nombre personal Stallings, William
245 10 - Mención de título
Título Computer organization and architecture :
Resto del título designing for performance /
Mención de responsabilidad William Stallings.
250 ## - Mención de edición
Mención de edición 5th.
260 ## - Publicación, distribución, etc. (pie de imprenta)
Lugar de publicación, distribución, etc. Upper Saddle River :
Nombre del editor, distribuidor, etc. Prentice-Hall,
Fecha de publicación, distribución, etc. 2000.
300 ## - Descripción física
Extensión 748 p.
336 ## - Tipo de contenido
Fuente rdacontent
Término de tipo de contenido texto
Código de tipo de contenido txt
337 ## - Tipo de medio
Fuente rdamedia
Nombre del tipo de medio sin mediación
Código del tipo de medio n
338 ## - Tipo de soporte
Fuente rdacarrier
Nombre del tipo de soporte volumen
Código del tipo de soporte nc
500 ## - Nota general
Nota general Vistie el Sitio: http://williamstallings.com/COA5e.html (visto 27/11/18).
505 80 - Nota de contenido con formato
Nota de contenido con formato CONTENIDO<br/>Preface ix<br/>PART I OVERVIEW 1<br/>Chapter 1. Introduction 3<br/>Organization and Architecture 5<br/>Structure and Function 6<br/>Outline of the Book 12<br/>Internet and Web Resources 15<br/>Chapter 2. Computer Evolution and Performance 17<br/>A Brief History of Computers 19<br/>Designing for Performance 39<br/>Pentium and PowerPC Evolution 43<br/>Recommended Reading and Web Sites 46<br/>PART II THE COMPUTER SYSTEM 49<br/>Chapter 3. System Buses 51<br/>Computer Components 53<br/>Computer Function 56<br/>Interconnection Structures 69<br/>Bus Interconnection 71<br/>PCI 80<br/>Recommended Reading and Web Sites 89<br/>Chapter 4. Internal Memory 95<br/>Computer Memory System Overview 97<br/>Semiconductor Main Memory 103<br/>Cache Memory 117<br/>Pentium II and PowerPC Cache Organizations 132<br/>Advanced DRAM Organization 137<br/>Recommended Reading and Web Sites 142<br/>Chapter 5. External Memory 153<br/>Magnetic Disk 155<br/>RAID 163<br/>Optical Memory 172<br/>Magnetic Tape 177<br/>Recommended Reading and Web Sites 178<br/>Problems 179<br/>Chapter 6. Input/Output 181<br/>External Devices 184<br/>I/O Modules 188<br/>Programmed I/O 191<br/>Interrupt-Driven I/O 195<br/>Direct Memory Access 203<br/>I/O Channels and Processors 207<br/>The External Interface: SCSI and Fire Wire 209<br/>Recommended Reading and Web Sites 223<br/>Chapter 7. Operating System Support 227<br/>Operating System Overview 229<br/>Scheduling 241<br/>Memory Management 247<br/>Pentium II and PowerPC Memory Management 259<br/>PART III THE CENTRAL PROCESSING UNIT 271<br/>Chapter 8. Computer Arithmetic 273<br/>The Arithmetic and Logic Unit (ALU) 275<br/>Integer Representation 276<br/>Integer Arithmetic 282<br/>Floating-Point Representation 298<br/>Floating-Point Arithmetic 305<br/>Chapter 9. Instruction Sets: Characteristics and Function 323<br/>Machine Instruction Characteristics 325<br/>Types of Operands 331<br/>Pentium II and PowerPC Data Types 333<br/>Types of Operations 336<br/>Pentium II and PowerPC Operation Types 349<br/>Assembly Language 358<br/>Chapter 10. Instruction Sets: Addressing Modes and Formats 373<br/>Addressing 375<br/>Pentium and PowerPC Addressing Modes 382<br/>Instruction Formats 388<br/>Pentium and PowerPC Instruction Formats 397<br/>Chapter 11. CPU Structure and Function 405<br/>Processor Organization 407<br/>Register Organization 409<br/>The Instruction Cycle 414<br/>Instruction Pipelining 419<br/>The Pentium Processor 434<br/>The PowerPC Processor 443<br/>Chapter 12. Reduced Instruction Set Computers 455<br/>Instruction Execution Characteristics 458<br/>The Use of a Large Register File 462<br/>Compiler-Based Register Optimization 467<br/>Reduced Instruction Set Architecture 469<br/>RISC Pipelining 476<br/>MIPS R4000 480<br/>SPARC 488<br/>The RISC versus CISC Controversy 494<br/>Chapter 13. Instruction-Level Parallelism and Superscalar Processors 499<br/>Overview 501<br/>Design Issues 506<br/>Pentium II 515<br/>PowerPC 521<br/>MIPS R10000 529<br/>UltraSPARC-II 531<br/>IA-64/Merced 534<br/>PART IV THE CONTROL UNIT 551<br/>Chapter 14. Control Unit Operation 553<br/>Micro-operations 555<br/>Control of the Processor 561<br/>Hardwired Implementation 573<br/>Recommended Reading 575<br/>Problems 576<br/>Chapter 15. Microprogrammed Control 577<br/>Basic Concepts 579<br/>Microinstruction Sequencing 588<br/>Microinstruction Execution 593<br/>TI 8800 605<br/>Applications of Microprogramming 615<br/>PART V PARALLEL ORGANIZATION 619<br/>Chapter 16. Parallel Processing 621<br/>Multiple Processor Organizations 623<br/>Symmetric Multiprocessors 625<br/>Cache Coherence and the MESI Protocol 635<br/>Clusters 642<br/>Nonuniform Memory Access 646<br/>Vector Computation 650<br/>Appendix A Digital Logic 669<br/>A.1 Boolean Algebra 670<br/>A.2 Gates 672<br/>A.3 Combinational Circuits 675<br/>A.4 Sequential Circuits 696<br/>A.5 Problems 707<br/>Appendix B Projects for Teaching Computer Organization and Architecture 709<br/>B.1 Research Projects 710<br/>B.2 Simulation Projects 710<br/>B.3 Reading/Report Assignments 712<br/>Glossary 713<br/>References 725<br/>Index 739
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia COMPUTER ORGANIZATION
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia COMPUTER ARCHITECTURE
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia ARQUITECTURA DE COMPUTADORAS
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia COMPUTER EVOLUTION
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia COMPUTER SYSTEM
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia INTERNAL MEMORY
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia EXTERNAL MEMORY
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia OPERATIONG SYSTEM SUPPORT
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia CENTRAL PROCESSING UNIT
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia INSTRUCTION SETS
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia CONTROL UNIT OPERATION
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia MICROPROGRAMMED CONTROL
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia PARALLEL PROCESSING
650 14 - Punto de acceso adicional de materia - Término de materia
Término de materia DIGITAL LOGIC
942 ## - ADDED ENTRY ELEMENTS (KOHA)
Tipo de ítem Koha Libro
Esquema de clasificación Clasificación Decinal Universal
Existencias
Estado Estado perdido Estado de conservación Tipo de préstamo Biblioteca Biblioteca Fecha de adquisición Número de inventario Total Checkouts ST completa de Koha Código de barras Date last seen Precio efectivo a partir de Tipo de ítem Koha
      Sólo Consulta Facultad Regional Santa Fe - Biblioteca "Rector Comodoro Ing. Jorge Omar Conca" Facultad Regional Santa Fe - Biblioteca "Rector Comodoro Ing. Jorge Omar Conca" 02/02/2018 9303   004.31/.33 ST19 9303 02/02/2018 02/02/2018 Libro
        Facultad Regional Santa Fe - Biblioteca "Rector Comodoro Ing. Jorge Omar Conca" Facultad Regional Santa Fe - Biblioteca "Rector Comodoro Ing. Jorge Omar Conca" 02/02/2018 9304   004.31/.33 ST19 9304 02/02/2018 02/02/2018 Libro